yhdistelmälogiikkaan
Yhdistelmälogiikkaan viittaa digitaalisten piirien suunnittelun osa-alueeseen, jossa logiikkaportteja yhdistetään toteuttamaan tiettyjä loogisia funktioita ilman muistia. Nämä piirit eivät siis muista edellisiä tilojaan, vaan niiden ulostulo riippuu ainoastaan nykyisistä sisääntulojen arvoista. Yhdistelmälogiikan perusrakennuspalikoita ovat loogiset portit, kuten JA (AND), TAI (OR), EI (NOT), EHTO (XOR), EHTO-EI (XNOR), EI-TAI (NAND) ja EI-JA (NOR).
Näitä portteja yhdistelemällä voidaan rakentaa monimutkaisempia toimintoja. Esimerkkejä tyypillisistä yhdistelmälogiikkapiireistä ovat puolisummain, joka laskee kahden bitin
Yhdistelmälogiikan suunnittelu alkaa yleensä totuustaulun laatimisesta, joka määrittelee piirin toiminnan kaikille mahdollisille sisääntulojen yhdistelmille. Tämän jälkeen